lawpalyer logo

電子工程 114 年積體電路技術考古題

民國 114 年(2025)電子工程「積體電路技術」考試題目,共 4 題 | 資料來源:考選部

0 題選擇題 + 4 題申論題

請就下列積體電路製造技術之相關問題,分別試述之: (每小題5 分,共25 分) 熱載子效應(Hot Carrier Effect)的成因與影響 天線效應(Antenna Effect)的成因與影響 何謂CoWoS 技術與其優勢 何謂熱預算(thermal budget)與其對積體電路製程的影響 就選擇比(selectivity)與蝕刻輪廓(etch profile)兩面向,比較濕蝕刻 (wet etching)與乾蝕刻(dry etching)的優缺點
於CMOS 積體電路製作過程,電晶體的閘極介電層中或多或少會存在移 動性離子電荷Qm,請詳述: Qm 的來源(5 分) Qm 對元件特性或積體電路可靠性的影響(5 分) 降低Qm 的方法(5 分) 如何使用BTS(bias-temperature stress)測試估算Qm 的量(10 分)
某積體電路包含增強型nMOSFET 與pMOSFET 元件。其nMOSFET 與 pMOSFET 的閘極分別為n+ poly-Si 與p+ poly-Si,以及閘極氧化層為使 用乾氧化製程形成的SiO2。底下就各子題,請說明與解釋nMOSFET 與 pMOSFET 元件之臨界電壓(threshold voltage)的變化是往正方向變動、 往負方向變動或不變?(每小題5 分,共25 分) 在其他製程條件不變下,僅增加氧化時間,使氧化層厚度增加 在其他製程條件不變下,僅增加nMOSFET 之VT-adjust(臨界電壓調 整)之p 型離子佈植的濃度 在其他製程條件不變下,將nMOSFET 的閘極由n+poly-Si 換成p+poly-Si, 以及將pMOSFET 的閘極由p+ poly-Si 換成n+ poly-Si 在製造過程中發生硼穿透(boron penetration)至氧化層中 由於清洗製程不完全,導致氧化層產生多餘的不明負電荷
假設均使用正光阻製程,欲製作如圖所示之積體電路元件。則在盡可能 使用最少光罩數目的情況下,設計所有需要的光罩示意圖(以斜線表示光 罩上不透光區域,以空白表示透光區域)。並搭配所設計的光罩,由p-Si 基底開始,依照製程順序列出所有必要的製程步驟,並加以說明。(25 分)

電子工程 114 年其他科目

半導體工程國文工程數學法學知識與英文計算機概論電子學電磁學電路學公民與英文基本電學大意電子學大意原住民族行政及法規計算機概要電子儀表概要電子學概要憲法與英文通訊系統電子元件電子計算機原理電磁學與電磁波電路分析高等電子電路學法學知識基礎能力測驗基本電學中華民國憲法與英文積體電路技術研究策略規劃與問題解決高等電子電路學研究原住民族行政及法規大意與英文半導體元件半導體製程固態物理專利法規積體電路製程技術原住民族行政及法規大意半導體元件物理法學知識(包括中華民 國憲法、法學緒論))國 文(作文、公文與測驗)綜合知識測驗(中華民國憲法概要、原住民族行政概及法規概要)綜合知識測驗(中華民國憲法概要、原住民族行政及法規概要)綜合知識測驗(中華民國憲法、原住民族行政及法規)中華民國憲法世界地理大意公民與本國史地大意中華民國憲法概要本國歷史與地理概要物理數位信號處理數位系統設計專業知識測驗(基本電學)綜合知識測驗(一)(中華民國憲法概要、本國歷史、地球科學)綜合知識測驗(二)(法學緒論、數的推理)民用航空法無線電助導航設備航空通信設備電子計算機大意電路學大意專業知識測驗(工程數學、電路學)綜合知識測驗(一)(中華民國憲法、法學緒論、數的推理)綜合知識測驗(二)(本國歷史、地球科學、英文)中外地理中外地理大意公路法數位通信計算機結構高等電子學高等電磁學電信工程電子計算機原理及應用電子電路