lawpalyer logo

電子工程 109 年積體電路技術考古題

民國 109 年(2020)電子工程「積體電路技術」考試題目,共 4 題 | 資料來源:考選部

0 題選擇題 + 4 題申論題

請畫出一個由三個NMOS 電晶體與兩個PMOS 電晶體所組成的CMOS 差 動放大器(differential amplifier)的電路圖,並說明其工作原理。(20分)
在VLSI 製程中為提高所製造的積體電路品質可以使用strained silicon 的 技術,試說明何謂strained silicon?如何製作strained silicon 元件?相較 於正常製程,strained silicon 製程的元件有何優勢?(20分)
在現代CMOS 半導體製程中,金屬連接線係用於連接各電晶體的端點。 由於連接線複雜,這些金屬連接線的層數甚至已經高於十層。若將這些 不同層的金屬連接線區分為較高層與較低層兩類,試說明這兩類金屬連 接線之各自用途,其厚度之差異及原因。(12分)
請詳細回答下列各小題:(每小題8分,共48分) FinFET 之結構與優勢 光罩與曝光程序 Body Effect 之成因與影響 DRAM and SRAM 之各自單一位元電路圖與優劣比較 CMOS 晶片的功率消耗分類與其各自成因 MOS 電晶體於線性區及飽和區之特性

電子工程 109 年其他科目

半導體工程國文工程數學法學知識與英文計算機概論電子學電磁學電路學公民與英文基本電學大意電子學大意原住民族行政及法規計算機概要電子儀表概要電子學概要憲法與英文通訊系統電子元件電子計算機原理電磁學與電磁波電路分析高等電子電路學法學知識基礎能力測驗基本電學中華民國憲法與英文積體電路技術研究策略規劃與問題解決高等電子電路學研究原住民族行政及法規大意與英文半導體元件半導體製程固態物理專利法規積體電路製程技術原住民族行政及法規大意半導體元件物理法學知識(包括中華民 國憲法、法學緒論))國 文(作文、公文與測驗)綜合知識測驗(中華民國憲法概要、原住民族行政概及法規概要)綜合知識測驗(中華民國憲法概要、原住民族行政及法規概要)綜合知識測驗(中華民國憲法、原住民族行政及法規)中華民國憲法世界地理大意公民與本國史地大意中華民國憲法概要本國歷史與地理概要物理數位信號處理數位系統設計專業知識測驗(基本電學)綜合知識測驗(一)(中華民國憲法概要、本國歷史、地球科學)綜合知識測驗(二)(法學緒論、數的推理)民用航空法無線電助導航設備航空通信設備電子計算機大意電路學大意專業知識測驗(工程數學、電路學)綜合知識測驗(一)(中華民國憲法、法學緒論、數的推理)綜合知識測驗(二)(本國歷史、地球科學、英文)中外地理中外地理大意公路法數位通信計算機結構高等電子學高等電磁學電信工程電子計算機原理及應用電子電路