lawpalyer logo

電子工程 94 年數位系統設計考古題

民國 94 年(2005)電子工程「數位系統設計」考試題目,共 5 題 | 資料來源:考選部

0 題選擇題 + 5 題申論題

在base-8 及base-x 之兩數,若63(8) = 123(x),求x 之值。(10 分)
(8) 10 分
若f(a, b, c, d) = Σ(4, 5, 6, 7, 8, 10, 11, 12, 14);求:(25 分) 最簡POS(product-of-sums)。 最簡SOP(sum-of-products),並以最少的2-input NAND gates 組成電路(Inputs 可為complement form)。
設計一個sequence detector,只有當輸入x 有101 之sequence,其輸出z = 1;而z =1 時此電路不reset,如:(20 分) x = ⋯0011011001010100⋯ z = ⋯0000010000010100⋯ 以Mealy circuit 設計。設計至繪出state diagram 或列出state table 即可。應僅為3 states。 以Moore circuit 設計。設計至繪出state diagram 或列出state table 即可。應僅為4 states。
設計一個sequential circuit,具有一個輸入x 及3 個輸出z3, z2, z1。其時序圖為如下所 示之週期性變化: 設計至列出state table 及transition table 即可。應係8 states。(20 分) z x ck (Gray code) x z3 z2 z1 x z3z2 z1 94 年公務人員高等考試一級暨二級考試試題 科 別: 電子工程(選試數位信號處理、數位系統設計) 全一張 (背面)
如圖電路有沒有發生static 1-hazard 的可能?如有,發生在什麼樣的x1, x2, x3, x4 之 輸入組合? 重答,但改為static 0-hazard。 重答,但改為dynamic hazard。 重新設計此電路,使無static 及dynamic hazards,並限以2-input NAND gates 繪出 電路。(各輸入可為complement form) (25 分) z x3' x1 x3 x2 x3 x4

電子工程 94 年其他科目

半導體工程國文工程數學法學知識與英文計算機概論電子學電磁學電路學公民與英文基本電學大意電子學大意原住民族行政及法規計算機概要電子儀表概要電子學概要憲法與英文積體電路技術通訊系統電子元件電子計算機原理電磁學與電磁波電路分析高等電子電路學法學知識基礎能力測驗基本電學中華民國憲法與英文積體電路技術研究策略規劃與問題解決高等電子電路學研究原住民族行政及法規大意與英文半導體元件半導體製程固態物理專利法規積體電路製程技術原住民族行政及法規大意半導體元件物理法學知識(包括中華民 國憲法、法學緒論))國 文(作文、公文與測驗)綜合知識測驗(中華民國憲法概要、原住民族行政概及法規概要)綜合知識測驗(中華民國憲法概要、原住民族行政及法規概要)綜合知識測驗(中華民國憲法、原住民族行政及法規)中華民國憲法世界地理大意公民與本國史地大意中華民國憲法概要本國歷史與地理概要物理數位信號處理專業知識測驗(基本電學)綜合知識測驗(一)(中華民國憲法概要、本國歷史、地球科學)綜合知識測驗(二)(法學緒論、數的推理)民用航空法無線電助導航設備航空通信設備電子計算機大意電路學大意專業知識測驗(工程數學、電路學)綜合知識測驗(一)(中華民國憲法、法學緒論、數的推理)綜合知識測驗(二)(本國歷史、地球科學、英文)中外地理中外地理大意公路法數位通信計算機結構高等電子學高等電磁學電信工程電子計算機原理及應用電子電路